## Esame di Calcolatori Elettronici T 16 Giugno 2021 (Ing. Informatica)

## Esercizio 1

Progettare un sistema, basato su un processore DLX dotato di 1152 MB di EPROM mappata agli indirizzi bassi e 2 GB di RAM mappata agli indirizzi alti. Nel sistema sono anche presenti tre porte in input (INPUT\_PORT\_A, INPUT\_PORT\_B e INPUT\_PORT\_C), già progettate e in grado di trasferire 8 bit mediante il protocollo di handhsake. Durante l'esecuzione dell'interrupt handler deve essere eseguito sempre un solo trasferimento a 8 bit con questo ordine di priorità: INPUT\_PORT\_A massima priorità, INPUT\_PORT\_C minima priorità. Tuttavia, allorché risultino asseriti entrambi gli interrupt di INPUT\_PORT\_B e INPUT\_PORT\_C, deve essere eseguito prioritariamente un singolo trasferimento contemporaneo (ie, a 16 bit) da entrambe le porte INPUT\_PORT\_B e INPUT\_PORT\_C.

Assumendo sempre i dati di tipo *unsigned*: quanto letto da INPUT\_PORT\_A dovrà essere scritto a F0000102h, da INPUT\_PORT\_B a F0000100h e da INPUT\_PORT\_C a F0000101h indipendentemente dalla dimensione del trasferimento eseguito.

- a) Descrivere sinteticamente la soluzione indicando chiaramente quali sono i dispositivi utilizzati, gli indirizzi e i segnali di *chip-select*
- b) Progettare il sistema evidenziando/gestendo eventuali criticità e indicare le espressioni di decodifica e il range di indirizzi di tutte le periferiche, le memorie e i segnali e le connessioni di tutti i dispositivi con i bus di sistema
- c) Scrivere il **codice dell'interrupt handler** assumendo che i registri da R20 a R25 possano essere utilizzati senza la necessità di doverli ripristinare

## Esercizio 2

Sostituire alla *label* **DEST**, il valore esadecimale corrispondente:

```
40001000h DEST:

ADD R1, R0, R7

...

Lum. 25 bit
...

40002000h

JAL DEST

O×FFFDFFC
```

## Esercizio 3

È possibile eseguire una JAL all'interno di codice chiamato da un'altra JAL?

- 1) Si o no? No perchi l'indinizio di ritorno e solutto in R31 che verrebbe sourz sonitto
- 2) In caso di risposta affermativa, come? In caso contrario, perché?

Risposte vaghe e/o non focalizzate sulle domande del testo non saranno MINIMAMENTE considerate.

EPROM 1152 MB: EPRON 1 GB : 0 × 0000 0000 -> 0 × 3FFFFFFF EPROH 128 KB: 0 × 4000 0000 -> 0 × 47 FF FFFF RAM 1 GB : 0×8000 0000 -> 0× FFFF FFFF INPUT\_A : 0 x 6000 0000 INPUT\_B : 0 x 6000 0001 INPUT\_ C : 0 x 6000 000 2 FREEZE\_INT : 0 × 60 00 0003 READ\_ STATUS: 0 x 6000 000 3 CS\_EPRON\_L\_ 0 = BASI BASO BE 0 CS\_EPRON\_L\_ 0 = BASI BASO BAZ9 BE 0 CS\_EPRON\_L\_ 1 = BAST BASO BE 1 CS\_EPRON\_L\_ 1 = BAST BASO BAZ9 BE 1 CS\_EPRON\_L\_ Z = BA31 BA30 BE 2 CS\_EPRON\_L\_ Z = BA31 BA30 BA29 BE 2 CS\_EPRON\_L\_ 3 = BA31 BA30 BE 3 CS\_EPRON\_L\_ 3 = BA31 BA30 BA29 BE 3 CS\_INPUT\_A = BA31 BA30 BA29 BE 0 CS\_RAM\_ 0 = BA31 BE 0 CS\_RATT\_ 1 = BA31 BE 1 CS\_INPUT\_B = BA31 BA30 BAZ9 BE 1 CS INPUT\_C = BA31 BA30 BA29 BE 2 CS\_RATI\_ Z = BA31 BE Z CS\_ FREEZE, INT = BA31 BA30 BA29 BE 3 CS\_RATT\_ 3 = BA 31 BE 3 POME 1/0 CS READ STATUS = BA31 BA30 BA29 BE3 METERD CS\_INPUT\_A 

CS RES 

RESET

REMED 

RD PORT 1BF 

IBF EXT.

UNIT\_A 

INT STB 

INPUT

INPUT BD[7...6] (-...F) (-...F) (-...F) RES - RESET CS\_INPUT\_ C -> CS NEMRD - RD INPUT IBE - IBE EXT. UNIT W. C ← MI ← STB ← STB CS\_INPUT\_B -> CS 71NU 872 ---> 872 7UI -> 6.7UI BD[15...8] ( D[4...0] DATA.IN ( ) D(4...0] INT (TO D(X) = INT\_B + INT\_B+ INT\_C



oh RZO, 0×6000 LHI uh 441 RZ5, 0 XFQ00 RO, 0x0004(RZO) SB 84 ch RZI, 0 x 0004 (RZI) LBU RZZ, RZI, 0 x 0004 10 h 56E1 14 h RZZ BC BNEZ 186 RZ2, RZ1, 0 x 0003 5661 1ch RZZ, A BNEZ RZZ, RZI, 0×000Z 20 h 5661 BNEZ RIZ, B 24 4 (BU R23, 0 × 0002 (R20) 28 h SB R23, OXOIOI (RZ5) 2ch 30h RFE; BC LHU RZ3, 0 × 0001 (RZ0) 34 h 38 h SЦ R23, 0x0100(R25) RFE; 3C h RZ3, 0×0000(RZ0) BU 404 446 SB 123, 0x0102(RZ5) RFE; 484 RZ3, 0×0001 (RZ0) uch LBU SB R23, 0x0100(RZ5) 50h RFE; 54 h





```
CS_ INT_ A = 0x6000 0000
                                           CS- SET_ AUVIO - 0x 5000 0000
     CS_ FREEZE.INT = 0 × 6000 0001
                                           CY LEGGI-ANNIO = 0 × 5000 0000
                                             5010 0007,0 C- A
     CS_ READ_STATUS = 0 × 6000 0001
     CS. INT 3 = 0 × 6000 000Z
                                             B->0,F0000100
                                             C->0.F000 0101
     CS_ INT _ C = 0 × 6000 0003
 oh iwit:
                        RI, 0×5000;
                   LHI
                        22, 0 × 0000 (R1);
 uh
                   Lω
                  BEQZ RZ, houdber;
 84
 ch
                        20, 0x0000(R2);
                   SW
10 h
                        main;
                   2
14 h
18 4
       handler:
                         R3, 0 × 6000
                   147
1ch
                   LHI
                         R10, 0x F000
                   SB
                         RO, 0x0001(R3)
20 h
24 h
                   LBU
                         R4, 0x0001(R3)
                   SGE1 R5, R4, 0 x 0004
28 h
                   BNEZ RE TRASF_ BC
 2ch
                   SGE1 R5, R4, 0×0003
 30 h
 34 h
                   BNEZ R5 TRASE_A
                          R5, R4, 0x000L
 38 h
                   36E1
                   BNEZ RE, TRASE_B
 3c h
                    LBU
                           RZI, 0x 0003 (R3)
  40 h
 444
                    SB
                           RZI, OX 0,01 (RZO)
  48h
                    RFE
  4Ch TRASF_BC: LHU RZI, 0x000Z(R3)
  50 h
                    HZ
                          RZ1, 0x0100 (RZO)
  64 h
                     RF6
  58 h TRASK- A
                    LBU RZI, 0x 0000 (R3)
  5ch
                     SB RZI, 0×0102 (RZO)
  60 h
                     REE
  64 h TRASE_B
                    LBURZI, Ox acoz(R3)
  68 h
                    SB RZI, 0x 0100 (RZO)
  60 h
                     RFE
```

CODICE